background top icon
background center wave icon
background filled rhombus icon
background two lines icon
background stroke rhombus icon

Descărcați "Introduction to FPGA Part 10 - Metastability and Clock Domain Crossing | Digi-Key Electronics"

input logo icon
Tag-uri video
|

Tag-uri video

fpga
lattice
ice40
yosys
apio
project icestorm
electronics
digital logic
verilog
hdl
setup time
hold time
metastability
fifo
Îl aveți deja instalat UDL Helper Puteți descărca video în 1 clic!
Instalat
pentru
Google Chrome

Descriere:

A field-programmable gate array (FPGA) is an integrated circuit (IC) that lets you implement custom digital circuits. You can use an FPGA to create optimized digital logic for things like digital signal processing (DSP), machine learning, and cryptocurrency mining. Because of the FPGA’s flexibility, you can often implement entire processors using its digital logic. You can find FPGAs in consumer electronics, satellites, and in servers used to perform specialized calculations. In this series, we will see how an FPGA works and demonstrate how to create custom digital logic using the Verilog hardware description language (HDL). Previously, we showed how to use a phase-locked loop (PLL) to increase clock speed as well as introduced the concept of glitches. In this episode, we examine how setup and hold time violations can cause metastability in flip-flops. The solution to the challenge at the end of the episode can be found here: https://www.digikey.com/en/maker/projects/introduction-to-fpga-part-10-metastability-and-fifo/74884ed134474e008a1e444ea9dacb0f All code examples and solutions for this series can be found here: https://github.com/ShawnHymel/introduction-to-fpga Colin O’Flynn’s metastability experiment: https://colinoflynn.com/2020/12/experimenting-with-metastability-and-multiple-clocks-on-fpgas/ Better clock divider example: https://github.com/ShawnHymel/introduction-to-fpga/tree/main/10-metastability/example-02-better-clock-divider Better button debounce design: https://github.com/ShawnHymel/introduction-to-fpga/tree/main/10-metastability/example-03-better-debouncer Clifford Cummings’s FIFO paper: http://www.sunburst-design.com/papers/CummingsSNUG2002SJ_FIFO1.pdf A flip-flop requires the input signal to be steady for some time before the clock edge (setup time) and remain steady for some time after the clock edge (hold time). If the input signal transitions during the setup or hold windows, then it is considered a timing violation. This could potentially cause metastability on the flip-flop, where the output remains in an unknown state for some indeterminate amount of time. Normally, the metastable output will settle on logic high or logic low quickly (within a few nanoseconds), but it is not guaranteed. Metastable events can cause potentially catastrophic failures in a design and can be very difficult to track down due to their probabilistic nature. The standard fix to mitigate the likelihood and impact of metastability is to use a synchronizer circuit, which consists of 2 or more flip-flops chained together. The input of one flip-flop samples the output of another. Note that this introduces an extra clock cycle of delay for each flip-flop you put in the chain. A first-in, first-out (FIFO) system is one way to pass data from one class domain to another. Elements are read from the FIFO in the order in which they were written. We can use dual-port block RAM to construct a FIFO in our iCE40. Your challenge is to implement Clifford Cummings’s FIFO design and test it via simulation. Product Links: https://www.digikey.com/en/products/detail/lattice-semiconductor-corporation/ICE40HX1K-STICK-EVN/4289604 Related Videos: https://www.youtube.com/watch?v=z8Oldd-nrfs https://www.youtube.com/watch?v=5kNXX67mchE https://www.youtube.com/watch?v=iwcxLQ6AB88 Related Project Links: https://www.digikey.com/en/maker/projects/introduction-to-fpga-part-10-metastability-and-fifo/74884ed134474e008a1e444ea9dacb0f Related Articles: https://www.digikey.com/en/pdf/r/renesas-electronics-america/powering-fpga-applications https://www.digikey.com/en/videos/d/dsp/edge-machine-deep-learning-on-fpga Learn more: Maker.io - https://www.digikey.com/en/maker Digi-Key’s Blog – TheCircuit https://www.digikey.com/en/blog Connect with Digi-Key on Facebook https://www.facebook.com/unsupportedbrowser And follow us on Twitter https://twitter.com/digikey

Pregătim opțiunile de descărcare

popular icon
Populare
hd icon
HD video
audio icon
Numai sunet
total icon
Toate formatele
* — Dacă video este redat într-o filă nouă, mergeți la acea filă, apoi faceți clic dreapta pe video și selectați „Salvați videoclipul ca...”
** — Un link conceput pentru redarea online În jucători specializați

Întrebări despre descărcarea videoclipului

mobile menu iconCum pot descărca un videoclip "Introduction to FPGA Part 10 - Metastability and Clock Domain Crossing | Digi-Key Electronics"?mobile menu icon

  • Site-ul http://unidownloader.com/ este cel mai bun mod de a descărca un videoclip sau o piesă audio separată, dacă doriți să faceți acest lucru fără a instala programe și extensii.

  • Extensia UDL Helper este un buton convenabil care este integrat perfect în site-urile YouTube, Instagram și OK.ru pentru descărcarea rapidă a conținutului.

  • Programul UDL Client (pentru Windows) este cea mai puternică soluție care suportă peste 900 de site-uri web, rețele sociale și site-uri de găzduire video, precum și orice calitate video care este disponibilă în sursă.

  • UDL Lite este o modalitate foarte convenabilă de a accesa un site web de pe dispozitivul mobil. Cu ajutorul său, puteți descărca cu ușurință videoclipuri direct pe smartphone.

mobile menu iconCe format de video "Introduction to FPGA Part 10 - Metastability and Clock Domain Crossing | Digi-Key Electronics" ar trebui să aleg?mobile menu icon

  • Cele mai bune formate de calitate sunt FullHD (1080p), 2K (1440p), 4K (2160p) și 8K (4320p). Cu cât rezoluția ecranului dvs. este mai mare, cu atât mai mare ar trebui să fie calitatea video. Cu toate acestea, există și alți factori de luat în considerare: viteza de descărcare, cantitatea de spațiu liber și performanța dispozitivului în timpul redării.

mobile menu iconDe ce mi se blochează calculatorul atunci când încarc un videoclip "Introduction to FPGA Part 10 - Metastability and Clock Domain Crossing | Digi-Key Electronics"?mobile menu icon

  • Browserul/computerul nu ar trebui să se blocheze complet! Dacă se întâmplă acest lucru, vă rugăm să raportați acest lucru cu un link către videoclip. Uneori, videoclipurile nu pot fi descărcate direct într-un format adecvat, așa că am adăugat posibilitatea de a converti fișierul în formatul dorit. În unele cazuri, acest proces poate utiliza în mod activ resursele computerului.

mobile menu iconCum pot descărca un videoclip "Introduction to FPGA Part 10 - Metastability and Clock Domain Crossing | Digi-Key Electronics" pe telefonul meu?mobile menu icon

  • Puteți descărca un videoclip pe smartphone-ul dvs. utilizând site-ul web sau aplicația PWA UDL Lite. De asemenea, este posibil să trimiteți un link de descărcare prin cod QR folosind extensia UDL Helper.

mobile menu iconCum pot descărca o piesă audio (muzică) în MP3 "Introduction to FPGA Part 10 - Metastability and Clock Domain Crossing | Digi-Key Electronics"?mobile menu icon

  • Cea mai convenabilă modalitate este să utilizați programul UDL Client, care acceptă conversia videoclipurilor în format MP3. În unele cazuri, MP3 poate fi descărcat și prin intermediul extensiei UDL Helper.

mobile menu iconCum pot salva un cadru dintr-un videoclip "Introduction to FPGA Part 10 - Metastability and Clock Domain Crossing | Digi-Key Electronics"?mobile menu icon

  • Această funcție este disponibilă în extensia UDL Helper. Asigurați-vă că "Show the video snapshot button" (Afișați butonul de instantaneu video) este bifat în setări. O pictogramă a camerei ar trebui să apară în colțul din dreapta jos al playerului, în stânga pictogramei "Setări". Atunci când faceți clic pe ea, cadrul curent din videoclip va fi salvat pe computer în format JPEG.

mobile menu iconCare este prețul tuturor acestor lucruri?mobile menu icon

  • Nu costă nimic. Serviciile noastre sunt absolut gratuite pentru toți utilizatorii. Nu există abonamente PRO, nu există restricții privind numărul sau lungimea maximă a videoclipurilor descărcate.