background top icon
background center wave icon
background filled rhombus icon
background two lines icon
background stroke rhombus icon

Ajouter "Introduction to FPGA Part 10 - Metastability and Clock Domain Crossing | Digi-Key Electronics"

input logo icon
Tags vidéo
|

Tags vidéo

fpga
lattice
ice40
yosys
apio
project icestorm
electronics
digital logic
verilog
hdl
setup time
hold time
metastability
fifo
Vous avez déjà installé UDL Helper Vous pouvez télécharger vidéo en seul clic !
Installé
pour
Google Chrome

Description :

A field-programmable gate array (FPGA) is an integrated circuit (IC) that lets you implement custom digital circuits. You can use an FPGA to create optimized digital logic for things like digital signal processing (DSP), machine learning, and cryptocurrency mining. Because of the FPGA’s flexibility, you can often implement entire processors using its digital logic. You can find FPGAs in consumer electronics, satellites, and in servers used to perform specialized calculations. In this series, we will see how an FPGA works and demonstrate how to create custom digital logic using the Verilog hardware description language (HDL). Previously, we showed how to use a phase-locked loop (PLL) to increase clock speed as well as introduced the concept of glitches. In this episode, we examine how setup and hold time violations can cause metastability in flip-flops. The solution to the challenge at the end of the episode can be found here: https://www.digikey.com/en/maker/projects/introduction-to-fpga-part-10-metastability-and-fifo/74884ed134474e008a1e444ea9dacb0f All code examples and solutions for this series can be found here: https://github.com/ShawnHymel/introduction-to-fpga Colin O’Flynn’s metastability experiment: https://colinoflynn.com/2020/12/experimenting-with-metastability-and-multiple-clocks-on-fpgas/ Better clock divider example: https://github.com/ShawnHymel/introduction-to-fpga/tree/main/10-metastability/example-02-better-clock-divider Better button debounce design: https://github.com/ShawnHymel/introduction-to-fpga/tree/main/10-metastability/example-03-better-debouncer Clifford Cummings’s FIFO paper: http://www.sunburst-design.com/papers/CummingsSNUG2002SJ_FIFO1.pdf A flip-flop requires the input signal to be steady for some time before the clock edge (setup time) and remain steady for some time after the clock edge (hold time). If the input signal transitions during the setup or hold windows, then it is considered a timing violation. This could potentially cause metastability on the flip-flop, where the output remains in an unknown state for some indeterminate amount of time. Normally, the metastable output will settle on logic high or logic low quickly (within a few nanoseconds), but it is not guaranteed. Metastable events can cause potentially catastrophic failures in a design and can be very difficult to track down due to their probabilistic nature. The standard fix to mitigate the likelihood and impact of metastability is to use a synchronizer circuit, which consists of 2 or more flip-flops chained together. The input of one flip-flop samples the output of another. Note that this introduces an extra clock cycle of delay for each flip-flop you put in the chain. A first-in, first-out (FIFO) system is one way to pass data from one class domain to another. Elements are read from the FIFO in the order in which they were written. We can use dual-port block RAM to construct a FIFO in our iCE40. Your challenge is to implement Clifford Cummings’s FIFO design and test it via simulation. Product Links: https://www.digikey.com/en/products/detail/lattice-semiconductor-corporation/ICE40HX1K-STICK-EVN/4289604 Related Videos: https://www.youtube.com/watch?v=z8Oldd-nrfs https://www.youtube.com/watch?v=5kNXX67mchE https://www.youtube.com/watch?v=iwcxLQ6AB88 Related Project Links: https://www.digikey.com/en/maker/projects/introduction-to-fpga-part-10-metastability-and-fifo/74884ed134474e008a1e444ea9dacb0f Related Articles: https://www.digikey.com/en/pdf/r/renesas-electronics-america/powering-fpga-applications https://www.digikey.com/en/videos/d/dsp/edge-machine-deep-learning-on-fpga Learn more: Maker.io - https://www.digikey.com/en/maker Digi-Key’s Blog – TheCircuit https://www.digikey.com/en/blog Connect with Digi-Key on Facebook https://www.facebook.com/digikey.electronics/ And follow us on Twitter https://twitter.com/digikey

Préparation des options de chargement

popular icon
Populaire
hd icon
HD vidéo
audio icon
Seulement le son
total icon
Tous les formats
* - Si la vidéo est lue dans un nouvel onglet, allez-y, puis faites un clic droit sur la vidéo et sélectionnez "Enregistrer la vidéo sous..."
** - Lien est destiné à la lecture en ligne dans des lecteurs spécialisés

Questions sur le téléchargement de vidéo

mobile menu iconComment puis-je télécharger la vidéo "Introduction to FPGA Part 10 - Metastability and Clock Domain Crossing | Digi-Key Electronics" ?mobile menu icon

  • Le site web http://unidownloader.com/ est le meilleur moyen de télécharger une vidéo ou une piste audio séparée si vous souhaitez éviter d'installer des programmes et des extensions.

  • L'extension UDL Helper est un bouton pratique qui s'intègre parfaitement aux sites YouTube, Instagram et OK.ru pour un téléchargement rapide du contenu.

  • Le programme UDL Client (pour Windows) est la solution la plus puissante qui supporte plus de 900 sites web, réseaux sociaux et sites d'hébergement vidéo, ainsi que toute qualité vidéo disponible dans la source.

  • UDL Lite est un moyen très pratique d'accéder à un site web depuis votre appareil mobile. Avec son aide, vous pouvez facilement télécharger des vidéos directement sur votre smartphone.

mobile menu iconQuel format de vidéo "Introduction to FPGA Part 10 - Metastability and Clock Domain Crossing | Digi-Key Electronics" faut-il choisir ?mobile menu icon

  • Les formats offrant la meilleure qualité sont les suivants : FullHD (1080p), 2K (1440p), 4K (2160p) et 8K (4320p). Plus la résolution de votre écran est élevée, plus la qualité de la vidéo doit être élevée. Toutefois, il faut aussi tenir compte d'autres facteurs : la vitesse de téléchargement, l'espace disponible et les performances de l'appareil pendant la lecture.

mobile menu iconPourquoi mon ordinateur se bloque-t-il lors du chargement d'une vidéo "Introduction to FPGA Part 10 - Metastability and Clock Domain Crossing | Digi-Key Electronics" ?mobile menu icon

  • Le navigateur/l'ordinateur ne doit pas se bloquer complètement ! Si cela arrive, veuillez le signaler en ajoutant un lien vers la vidéo. Parfois, les vidéos ne peuvent pas être téléchargées directement dans un format approprié, c'est pourquoi nous avons ajouté la possibilité de convertir le fichier au format souhaité. Dans certains cas, ce processus peut utiliser activement les ressources de l'ordinateur.

mobile menu iconComment puis-je télécharger une vidéo "Introduction to FPGA Part 10 - Metastability and Clock Domain Crossing | Digi-Key Electronics" sur mon téléphone ?mobile menu icon

  • Vous pouvez télécharger une vidéo sur votre smartphone en utilisant le site web ou l'application pwa UDL Lite. Il est également possible d'envoyer un lien de téléchargement via un code QR à l'aide de l'extension UDL Helper.

mobile menu iconComment puis-je télécharger une piste audio (musique) au format MP3 "Introduction to FPGA Part 10 - Metastability and Clock Domain Crossing | Digi-Key Electronics" ?mobile menu icon

  • Le moyen le plus pratique est d'utiliser le programme UDL Client, qui permet de convertir les vidéos en MP3. Dans certains cas, le format MP3 peut également être téléchargé grâce à l'extension UDL Helper.

mobile menu iconComment puis-je enregistrer une image d'une vidéo "Introduction to FPGA Part 10 - Metastability and Clock Domain Crossing | Digi-Key Electronics" ?mobile menu icon

  • Cette fonctionnalité est disponible dans l'extension UDL Helper.  Veuillez vous assurer que l'option "Afficher le bouton d'instantané de la vidéo" est cochée dans les paramètres. Une icône de caméra devrait apparaître dans le coin inférieur droit du lecteur, à gauche de l'icône "Paramètres". Lorsque vous cliquez dessus, l'image actuelle de la vidéo est enregistrée sur votre ordinateur au format JPEG.

mobile menu iconQuel est le prix de tout cela ?mobile menu icon

  • Cela ne coûte rien. Nos services sont absolument gratuits pour tous les utilisateurs. Il n'y a pas d'abonnement PRO, ni de restriction sur le nombre ou la durée maximale des vidéos à télécharger.