background top icon
background center wave icon
background filled rhombus icon
background two lines icon
background stroke rhombus icon

Baixar "Gate Level FPGA :: основы проектирования цифровых устройств"

input logo icon
Arte da capa de áudio
Aguarde um momento, estamos preparando links para uma fácil visualização do vídeo sem anúncios e seu download.
console placeholder icon
Tabela de conteúdo
|

Tabela de conteúdo

0:00
ПЛИСкульт привет
0:50
Об этом стриме - краткое интро
8:00
Обращение к начинающим FPGA разработчикам
11:40
Создаем проект
15:14
Создание элемента И (AND) - VHDL
30:42
Создание элемента ИЛИ (OR) - VHDL
39:25
Создание элемента ИСКЛЮЧАЮЩЕЕ ИЛИ (XOR) - Verilog
56:41
Применяем атрибуты и запрещаем оптимизацию - DONT_TOUCH для VHDL и Verilog
1:08:27
Создание элемента ИЛИ-НЕ (NOR) - VHDL
1:19:45
30 Создание элемента И-НЕ (NAND) - Verilog
1:26:30
Создание RS защелки (RS latch)
1:57:22
Нашли ошибку в реализации RS и исправляем ее
2:11:30
Мультиплексор 2 в 1 (mux 2 in 1) - Verilog
2:30:42
Дешифратор 2x4 (decoder 2x4) - общее представление
2:31:45
Трех входовый и-не на Verilog (3 inputs nand)
2:47:00
Приступаем к разработке дешифратора (получился он с инверсным выходом)
3:14:24
Нашли причину инверсного выхода
3:15:06
Создаем элемент трехвходовое И (3 inputs and)
3:16:23
Вносим правки в декодер
3:24:27
Послесловие к стриму и планы на следующие выпуски
Etiquetas de vídeo
|

Etiquetas de vídeo

fpgasystems
плис
программируемые логические интегральные схемы
vhdl
verilog
fpga
2021
serial peripheral interface
моделирование
field-programmable gate array
vga
quartus
altera
intel
modelsim
on fpga
or
xor
nor
inverter
and
nand
gate level
mux
логические элементы
комбинационный
синхронный
d-триггер
t-триггер
rs-триггер
jk-триггер
Já tem instalado o UDL Helper Você pode baixar vídeo em um clique!
Instalado
para
Google Chrome

Descrição:

ПЛИСкульт привет! А не хотите ли вспомнить, как выглядят комбинационные и синхронные схемы на уровне базовых логических элементов? Вспомнить как устроены мультиплексоры, сумматоры, триггеры? -- На этом стриме мы разберем все базовые элементы комбинационной логики и составим из них более сложные компоненты: мультиплексоры и демультиплексоры, шифраторы и дешифраторы, регистры и триггеры. Также попробуем заменить все комбинационные элементы .... обычными мультиплексорами - так, забавы ради и если успеем сделаем реализацию какой нить микросхемы 15x серии из справочника. -- Скидывайте ссылки на схемы для реализации в комментариях -- 0:00 ПЛИСкульт привет 0:50 Об этом стриме - краткое интро 8:00 Обращение к начинающим FPGA разработчикам 11:40 Создаем проект 15:14 Создание элемента И (AND) - VHDL 15:14 Создание элемента НЕ (NOT) - Verilog 30:42 Создание элемента ИЛИ (OR) - VHDL 39:25 Создание элемента ИСКЛЮЧАЮЩЕЕ ИЛИ (XOR) - Verilog 56:41 - Применяем атрибуты и запрещаем оптимизацию - DONT_TOUCH для VHDL и Verilog 1:08:27 Создание элемента ИЛИ-НЕ (NOR) - VHDL 1:19:45 30 Создание элемента И-НЕ (NAND) - Verilog 1:26:30 Создание RS защелки (RS latch) 1:57:22 Нашли ошибку в реализации RS и исправляем ее 2:11:30 Мультиплексор 2 в 1 (mux 2 in 1) - Verilog 2:30:42 Дешифратор 2x4 (decoder 2x4) - общее представление 2:31:45 Трех входовый и-не на Verilog (3 inputs nand) 2:47:00 Приступаем к разработке дешифратора (получился он с инверсным выходом) 3:14:24 Нашли причину инверсного выхода 3:15:06 Создаем элемент трехвходовое И (3 inputs and) 3:16:23 Вносим правки в декодер 3:24:27 Послесловие к стриму и планы на следующие выпуски -- Запишись ко мне на обучение : тренинг центр Xilinx https://plis2.ru/ -- Приобрести отладку со стрима : Arty 35T https://inline-ctc.ru/xilinx/arty-a35t -- Подписывайтесь на канал и присоединяйтесь к нашему сообществу FPGA/ПЛИС разработчиков https://fpga-systems.ru/ -- Каждую субботу в 20:00 #FPGA стримы, заходи тут интересно -- Поддержка стрима https://www.donationalerts.com/r/fpgasystems -- Поддержка проекта https://yoomoney.ru/to/4100110847722369 -- Телеграм https://t.me/fpgasystems -- Сайт проекта https://fpga-systems.ru/ -- Сотрудничество и услуги https://fpga-systems.ru/services -- Ваши предложения и вопросы направляйте на [email protected]

Preparando opções de download

popular icon
Populares
hd icon
Vídeo HD
audio icon
Apenas som
total icon
Todos os formatos
* — Se o vídeo estiver sendo reproduzido em uma nova aba, vá até ele, então clique com o botão direito no vídeo e escolha "Salvar vídeo como..."
** — Este link é destinado à reprodução online em players dedicados

Perguntas sobre o download de vídeos

mobile menu iconComo posso baixar o vídeo "Gate Level FPGA :: основы проектирования цифровых устройств"?mobile menu icon

  • O site http://unidownloader.com é a melhor maneira de baixar um vídeo ou uma faixa de áudio separada se você quiser fazer isso sem instalar programas e extensões.

  • A extensão UDL Helper é um botão conveniente que é perfeitamente integrado aos sites do YouTube, Instagram e OK.ru para download rápido de conteúdo.

  • O programa UDL Client (para Windows) é a solução mais poderosa que oferece suporte a mais de 900 sites, redes sociais e sites de hospedagem de vídeo, bem como a qualquer qualidade de vídeo disponível na fonte.

  • O UDL Lite é uma maneira realmente conveniente de acessar um site a partir do seu dispositivo móvel. Com sua ajuda, você pode facilmente baixar vídeos diretamente para seu smartphone.

mobile menu iconQual formato de vídeo "Gate Level FPGA :: основы проектирования цифровых устройств" devo escolher?mobile menu icon

  • Os formatos de melhor qualidade são FullHD (1080p), 2K (1440p), 4K (2160p) e 8K (4320p). Quanto maior for a resolução da sua tela, maior deverá ser a qualidade do vídeo. No entanto, há outros fatores a serem considerados: velocidade de download, quantidade de espaço livre e desempenho do dispositivo durante a reprodução.

mobile menu iconPor que meu computador trava ao carregar um vídeo "Gate Level FPGA :: основы проектирования цифровых устройств"?mobile menu icon

  • O navegador/computador não deve congelar completamente! Se isso acontecer, informe o fato com um link para o vídeo. Às vezes, os vídeos não podem ser baixados diretamente em um formato adequado, por isso adicionamos a capacidade de converter o arquivo para o formato desejado. Em alguns casos, esse processo pode usar ativamente os recursos do computador.

mobile menu iconComo posso baixar o vídeo "Gate Level FPGA :: основы проектирования цифровых устройств" para o meu celular?mobile menu icon

  • Você pode baixar um vídeo para seu smartphone usando o site ou o aplicativo PWA UDL Lite. Também é possível enviar um link de download via código QR usando a extensão UDL Helper.

mobile menu iconComo posso fazer download de uma faixa de áudio (música) para MP3 "Gate Level FPGA :: основы проектирования цифровых устройств"?mobile menu icon

  • A maneira mais conveniente é usar o programa UDL Client, que suporta a conversão de vídeo para o formato MP3. Em alguns casos, o download de MP3 também pode ser feito por meio da extensão UDL Helper.

mobile menu iconComo posso salvar um quadro de um vídeo "Gate Level FPGA :: основы проектирования цифровых устройств"?mobile menu icon

  • Esse recurso está disponível na extensão UDL Helper. Certifique-se de que a opção "Show the video snapshot button" esteja marcada nas configurações. Um ícone de câmera deve aparecer no canto inferior direito do player, à esquerda do ícone "Settings" (Configurações). Quando você clicar nele, o quadro atual do vídeo será salvo em seu computador no formato JPEG.

mobile menu iconQual é o preço de todo esse material?mobile menu icon

  • Não custa nada. Nossos serviços são totalmente gratuitos para todos os usuários. Não há assinaturas PRO, nem restrições quanto ao número ou à duração máxima dos vídeos baixados.